Consumption of embedded systems

Les études de Green au niveau des équipements électroniques initiées lors de travaux précédents (postdoctorat de X. Zhang sous financement d’une Chaire par un industriel du domaine) se poursuivent par la thèse de X. Wu (2013-2016) dans laquelle la reconfiguration partielle de FPGA est mise à profit pour diminuer la consommation énergétique. La piste de recherche qui consiste à « repenser » l’implantation sur circuit des algorithmes sous contrainte de consommation énergétique reste encore totalement ouverte et à défricher.

Nous savons en effet que la parallélisation pour augmenter les débits n’est plus une solution acceptable lorsque nous considérons la contrainte consommation. Au niveau FPGA, l’accent sera mis sur l’utilisation de la reconfiguration partielle sous cette contrainte de consommation. Un certain nombre de travaux ont déjà été effectués, mais il reste encore des pistes à explorer dans les prochaines années. Le modèle HDCRAM proposé par l’équipe pourra être utilement mis à profit pour gérer les systèmes complexes tels que les futurs réseaux à faible consommation énergétique.